13th Generation Intel® Core™, Intel® Core™ 14th Generation, Intel® Core™ Processor (Series 1) and (Series 2), Intel® Xeon™ E 2400 Processor and Intel® Xeon™ 6300 Processor

Datasheet, Volume 1 of 2
Supporting 13th Generation Intel® Core™ Processor for S, H, P, HX, and U Processor Line Platforms, formerly known as Raptor Lake.
Supporting Intel® Core™ 14th Generation Processor for S, HX formerly known As Raptor Lake Refresh.
Supporting Intel® Core™ Processor (Series 1) for U Processor Line Platform, formerly known As Raptor Lake refresh
Supporting Intel® Core™ Processor (Series 2) for H Processor Line Platform, formerly known As Raptor Lake Refresh.
Supporting Intel® Xeon® E 2400 Processor and Intel® Xeon® 6300 Processor, formerly known As Raptor Lake–E Refresh

ID Date Version Classification
743844 05/30/2025 Public
Document Table of Contents

CSI-2 Lane Configurations

H/H Refresh/P/U/U Refresh CSI-2 Lane Allocation Table

Pin Name Option 1 CFG Option 2 CFG
CSI_​D_​DP[1] / CSI_​C_​DP[2] CSI_​D_​DP[1] X2 CSI_​C_​DP[2] X4
CSI_​D_​DN[1] / CSI_​C_​DN[2] CSI_​D_​DN[1] CSI_​C_​DN[2]
CSI_​D_​DP[0] / CSI_​C_​DP[3] CSI_​D_​DP[0] CSI_​C_​DP[3]
CSI_​D_​DN[0] / CSI_​C_​DN[3] CSI_​D_​DN[0] CSI_​C_​DN[3]
CSI_​D_​CLK_​P CSI_​D_​CLK_​P Not used
CSI_​D_​CLK_​N CSI_​D_​CLK_​N Not Used
CSI_​C_​DP[1] CSI_​C_​DP[1] X2 CSI_​C_​DP[1]
CSI_​C_​DN[1] CSI_​C_​DN[1] CSI_​C_​DN[1]
CSI_​C_​DP[0] CSI_​C_​DP[0] CSI_​C_​DP[0]
CSI_​C_​DN[0] CSI_​C_​DN[0] CSI_​C_​DN[0]
CSI_​C_​CLK_​P CSI_​C_​CLK_​P CSI_​C_​CLK_​P
CSI_​C_​CLK_​N CSI_​C_​CLK_​N CSI_​C_​CLK_​N
CSI_​B_​DP[1] CSI_​B_​DP[1] X2 CSI_​B_​DP[1] X4
CSI_​B_​DN[1] CSI_​B_​DN[1] CSI_​B_​DN[1]
CSI_​B_​DP[0] CSI_​B_​DP[0] CSI_​B_​DP[0]
CSI_​B_​DN[0] CSI_​B_​DN[0] CSI_​B_​DN[0]
CSI_​B_​CLK_​P CSI_​B_​CLK_​P CSI_​B_​CLK_​P
CSI_​B_​CLK_​N CSI_​B_​CLK_​N CSI_​B_​CLK_​N
CSI_​A_​DP[1] / CSI_​B_​DP[2] CSI_​A_​DP[1] X2 CSI_​B_​DP[2]
CSI_​A_​DN[1] / CSI_​B_​DN[2] CSI_​A_​DN[1] CSI_​B_​DN[2]
CSI_​A_​DP[0] / CSI_​B_​DP[3] CSI_​A_​DP[0] CSI_​B_​DP[3]
CSI_​A_​DN[0] / CSI_​B_​DN[3] CSI_​A_​DN[0] CSI_​B_​DN[3]
CSI_​A_​CLK_​P CSI_​A_​CLK_​P Not Used
CSI_​A_​CLK_​N CSI_​A_​CLK_​N Not Used

PX CSI-2 Lane Allocation Table

Pin Name Option 1 CFG Option 2 CFG
CSI_​C_​DP[1] CSI_​C_​DP[1] X2 CSI_​C_​DP[1] X2
CSI_​C_​DN[1] CSI_​C_​DN[1] CSI_​C_​DN[1]
CSI_​C_​DP[0] CSI_​C_​DP[0] CSI_​C_​DP[0]
CSI_​C_​DN[0] CSI_​C_​DN[0] CSI_​C_​DN[0]
CSI_​C_​CLK_​P CSI_​C_​CLK_​P CSI_​C_​CLK_​P
CSI_​C_​CLK_​N CSI_​C_​CLK_​N CSI_​C_​CLK_​N
CSI_​B_​DP[1] CSI_​B_​DP[1] X2 CSI_​B_​DP[1] X4
CSI_​B_​DN[1] CSI_​B_​DN[1] CSI_​B_​DN[1]
CSI_​B_​DP[0] CSI_​B_​DP[0] CSI_​B_​DP[0]
CSI_​B_​DN[0] CSI_​B_​DN[0] CSI_​B_​DN[0]
CSI_​B_​CLK_​P CSI_​B_​CLK_​P CSI_​B_​CLK_​P
CSI_​B_​CLK_​N CSI_​B_​CLK_​N CSI_​B_​CLK_​N
CSI_​A_​DP[1] / CSI_​B_​DP[2] CSI_​A_​DP[1] X2 CSI_​B_​DP[2] X4
CSI_​A_​DN[1] / CSI_​B_​DN[2] CSI_​A_​DN[1] CSI_​B_​DN[2]
CSI_​A_​DP[0] / CSI_​B_​DP[3] CSI_​A_​DP[0] CSI_​B_​DP[3]
CSI_​A_​DN[0] / CSI_​B_​DN[3] CSI_​A_​DN[0] CSI_​B_​DN[3]
CSI_​A_​CLK_​P CSI_​A_​CLK_​P Not Used
CSI_​A_​CLK_​N CSI_​A_​CLK_​N Not Used