13th Generation Intel® Core™ Processors
Datasheet, Volume 1 of 2
Supporting 13th Generation Intel® Core™ Processor for S/P/PX/H/HX/U Processor Line Platforms, formerly known as Raptor Lake
DDR I/O Interleaving
There are two supported modes:
The following table and figure describe the pin mapping between the IL and NIL modes.
| IL (DDR4) | NIL (DDR4) | DDR5 | NIL(LPDDR4x) | NIL(LPDDR5/x) | |||||
|---|---|---|---|---|---|---|---|---|---|
| Channel | Byte | Channel | Byte | Channel | Byte | Channel | Byte | Channel | Byte |
| DDR0 | Byte0 | DDR0 | Byte0 | DDR0 | Byte0 | DDR0 | Byte0 | DDR0 | Byte0 |
| DDR0 | Byte1 | DDR0 | Byte1 | DDR0 | Byte1 | DDR0 | Byte1 | DDR0 | Byte1 |
| DDR0 | Byte2 | DDR0 | Byte4 | DDR1 | Byte0 | DDR2 | Byte0 | DDR2 | Byte0 |
| DDR0 | Byte3 | DDR0 | Byte5 | DDR1 | Byte1 | DDR2 | Byte1 | DDR2 | Byte1 |
| DDR0 | Byte4 | DDR1 | Byte0 | DDR2 | Byte0 | DDR4 | Byte0 | DDR4 | Byte0 |
| DDR0 | Byte5 | DDR1 | Byte1 | DDR2 | Byte1 | DDR4 | Byte1 | DDR4 | Byte1 |
| DDR0 | Byte6 | DDR1 | Byte4 | DDR3 | Byte0 | DDR6 | Byte0 | DDR6 | Byte0 |
| DDR0 | Byte7 | DDR1 | Byte5 | DDR3 | Byte1 | DDR6 | Byte1 | DDR6 | Byte1 |
| DDR1 | Byte0 | DDR0 | Byte2 | DDR0 | Byte2 | DDR1 | Byte0 | DDR1 | Byte0 |
| DDR1 | Byte1 | DDR0 | Byte3 | DDR0 | Byte3 | DDR1 | Byte1 | DDR1 | Byte1 |
| DDR1 | Byte2 | DDR0 | Byte6 | DDR1 | Byte2 | DDR3 | Byte0 | DDR3 | Byte0 |
| DDR1 | Byte3 | DDR0 | Byte7 | DDR1 | Byte3 | DDR3 | Byte1 | DDR3 | Byte1 |
| DDR1 | Byte4 | DDR1 | Byte2 | DDR2 | Byte2 | DDR5 | Byte0 | DDR5 | Byte0 |
| DDR1 | Byte5 | DDR1 | Byte3 | DDR2 | Byte3 | DDR5 | Byte1 | DDR5 | Byte1 |
| DDR1 | Byte6 | DDR1 | Byte6 | DDR3 | Byte2 | DDR7 | Byte0 | DDR7 | Byte0 |
| DDR1 | Byte7 | DDR1 | Byte7 | DDR3 | Byte3 | DDR7 | Byte1 | DDR7 | Byte1 |